summaryrefslogtreecommitdiff
path: root/src/mainboard/google/corsola/gpio.h
blob: 2c785645de121e596ab1ce2416acbf64010af672 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
/* SPDX-License-Identifier: GPL-2.0-only */

#ifndef __MAINBOARD_GOOGLE_CORSOLA_GPIO_H__
#define __MAINBOARD_GOOGLE_CORSOLA_GPIO_H__

#include <soc/gpio.h>

#define GPIO_SAR_INT_ODL	GPIO(EINT5)
#define GPIO_BT_WAKE_AP_ODL	GPIO(EINT6)
#define GPIO_WIFI_INT_ODL	GPIO(EINT7)
#define GPIO_DPBRDG_INT_ODL	GPIO(EINT8)
#define GPIO_EDPBRDG_INT_ODL	GPIO(EINT9)
#define GPIO_EC_AP_HPD_OD	GPIO(EINT10)
#define GPIO_TCHPAD_INT_ODL	GPIO(EINT11)
#define GPIO_TCHSCR_INT_1V8_ODL	GPIO(EINT12)
#define GPIO_EC_AP_INT_ODL	GPIO(EINT13)
#define GPIO_EC_IN_RW_ODL	GPIO(EINT14)
#define GPIO_GSC_AP_INT_ODL	GPIO(EINT15)
#define GPIO_AP_WP_ODL		GPIO(EINT16)
#define GPIO_HP_INT_ODL		GPIO(EINT17)
#define GPIO_PEN_EJECT_OD	GPIO(EINT18)
#define GPIO_UCAM_DET_ODL	GPIO(CAM_CLK2)

#define GPIO_RESET		GPIO(PERIPHERAL_EN0)
#define GPIO_XHCI_DONE		GPIO(PERIPHERAL_EN1)
#define GPIO_EN_SPK		GPIO(PERIPHERAL_EN3)
#define GPIO_BEEP_ON		GPIO(PERIPHERAL_EN4)

void setup_chromeos_gpios(void);

#endif