summaryrefslogtreecommitdiff
path: root/src/mainboard/google/corsola/chromeos.c
blob: 7d36a170fd496d11f05fc5b222dd5bb182f464f2 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
/* SPDX-License-Identifier: GPL-2.0-only */

#include <bootmode.h>
#include <boot/coreboot_tables.h>
#include <gpio.h>
#include <security/tpm/tis.h>

#include "gpio.h"

void setup_chromeos_gpios(void)
{
	/* Set up open-drain pins */
	gpio_input(GPIO_SAR_INT_ODL);
	gpio_input(GPIO_BT_WAKE_AP_ODL);
	gpio_input(GPIO_WIFI_INT_ODL);
	gpio_input(GPIO_DPBRDG_INT_ODL);
	gpio_input(GPIO_EDPBRDG_INT_ODL);
	gpio_input(GPIO_EC_AP_HPD_OD);
	gpio_input(GPIO_TCHPAD_INT_ODL);
	gpio_input(GPIO_TCHSCR_INT_1V8_ODL);
	gpio_input(GPIO_EC_AP_INT_ODL);
	gpio_input(GPIO_EC_IN_RW_ODL);
	gpio_input(GPIO_GSC_AP_INT_ODL);
	gpio_input(GPIO_AP_WP_ODL);
	gpio_input(GPIO_HP_INT_ODL);
	gpio_input(GPIO_PEN_EJECT_OD);
	gpio_input(GPIO_UCAM_DET_ODL);

	/* Set up GPIOs */
	gpio_output(GPIO_RESET, 0);
	gpio_output(GPIO_XHCI_DONE, 0);
	gpio_output(GPIO_EN_SPK, 0);
}

void fill_lb_gpios(struct lb_gpios *gpios)
{
	struct lb_gpio chromeos_gpios[] = {
		{GPIO_EC_AP_INT_ODL.id, ACTIVE_LOW, -1, "EC interrupt"},
		{GPIO_EC_IN_RW_ODL.id, ACTIVE_LOW, -1, "EC in RW"},
		{GPIO_GSC_AP_INT_ODL.id, ACTIVE_HIGH, -1, "TPM interrupt"},
		{GPIO_EN_SPK.id, ACTIVE_HIGH, -1, "speaker enable"},
	};
	lb_add_gpios(gpios, chromeos_gpios, ARRAY_SIZE(chromeos_gpios));
}

int get_ec_is_trusted(void)
{
	/* With Ti50, VB2_CONTEXT_EC_TRUSTED should be set according to the boot mode. */
	if (CONFIG(TPM_GOOGLE_TI50))
		return 0;

	/* EC is trusted if not in RW. This is active low. */
	return !!gpio_get(GPIO_EC_IN_RW_ODL);
}

int tis_plat_irq_status(void)
{
	return gpio_eint_poll(GPIO_GSC_AP_INT_ODL);
}