diff options
author | Elyes Haouas <ehaouas@noos.fr> | 2022-07-16 09:38:17 +0200 |
---|---|---|
committer | Martin L Roth <gaumless@tutanota.com> | 2022-07-17 21:52:28 +0000 |
commit | 693f7c10bfd256faabb00d5f5af1e6f82ae56281 (patch) | |
tree | 6a871b949312cf9ad2bfb27aa30ea1d245469240 /src | |
parent | f63edd98a6e3302701a94f6b36c5b54cf89fc459 (diff) |
nb/amd/*/*/pci_devs.h: Fix some white spaces issues
Signed-off-by: Elyes Haouas <ehaouas@noos.fr>
Change-Id: I9261c89b8a15f1ea2f5883481a1cdb7fc8664bb0
Reviewed-on: https://review.coreboot.org/c/coreboot/+/65893
Tested-by: build bot (Jenkins) <no-reply@coreboot.org>
Reviewed-by: Angel Pons <th3fanbus@gmail.com>
Reviewed-by: Martin L Roth <gaumless@tutanota.com>
Diffstat (limited to 'src')
-rw-r--r-- | src/northbridge/amd/agesa/family14/pci_devs.h | 14 | ||||
-rw-r--r-- | src/northbridge/amd/agesa/family15tn/pci_devs.h | 18 | ||||
-rw-r--r-- | src/northbridge/amd/agesa/family16kb/pci_devs.h | 14 | ||||
-rw-r--r-- | src/northbridge/amd/pi/00730F01/pci_devs.h | 16 |
4 files changed, 31 insertions, 31 deletions
diff --git a/src/northbridge/amd/agesa/family14/pci_devs.h b/src/northbridge/amd/agesa/family14/pci_devs.h index 2d816dee22..86395d6e59 100644 --- a/src/northbridge/amd/agesa/family14/pci_devs.h +++ b/src/northbridge/amd/agesa/family14/pci_devs.h @@ -10,13 +10,13 @@ /* Graphics and Display */ #define GFX_DEV 0x1 #define GFX_FUNC 0 -# define GFX_DEVFN PCI_DEVFN(GFX_DEV,GFX_FUNC) +# define GFX_DEVFN PCI_DEVFN(GFX_DEV, GFX_FUNC) /* PCI Ports */ #define PCI_PORT_DEV 0x14 #define PCI_PORT_FUNC 4 # define PCI_PORT_DEVID 0x4384 -# define PCI_PORT_DEVFN PCI_DEVFN(PCI_PORT_DEV,PCI_PORT_FUNC) +# define PCI_PORT_DEVFN PCI_DEVFN(PCI_PORT_DEV, PCI_PORT_FUNC) /* PCIe Ports */ #define NB_PCIE_PORT1_DEV 0x4 @@ -30,10 +30,10 @@ # define NB_PCIE_PORT3_DEVID 0x1514 # define NB_PCIE_PORT4_DEVID 0x1515 # define NB_PCIE_PORT5_DEVID 0x1516 -# define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_PORT1_DEV,NB_PCIE_FUNC) -# define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC) -# define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_PORT3_DEV,NB_PCIE_FUNC) -# define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_PORT4_DEV,NB_PCIE_FUNC) -# define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_PORT5_DEV,NB_PCIE_FUNC) +# define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_PORT1_DEV, NB_PCIE_FUNC) +# define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC) +# define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_PORT3_DEV, NB_PCIE_FUNC) +# define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_PORT4_DEV, NB_PCIE_FUNC) +# define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_PORT5_DEV, NB_PCIE_FUNC) #endif /* _AMD_FAM14_PCI_DEVS_H_ */ diff --git a/src/northbridge/amd/agesa/family15tn/pci_devs.h b/src/northbridge/amd/agesa/family15tn/pci_devs.h index 56138433e3..49be0de1c6 100644 --- a/src/northbridge/amd/agesa/family15tn/pci_devs.h +++ b/src/northbridge/amd/agesa/family15tn/pci_devs.h @@ -20,11 +20,11 @@ /* Graphics and Display */ #define GFX_DEV 0x1 #define GFX_FUNC 0 -#define GFX_DEVFN PCI_DEVFN(GFX_DEV,GFX_FUNC) +#define GFX_DEVFN PCI_DEVFN(GFX_DEV, GFX_FUNC) /* Integrated GPU Internal HDMI Audio Controller */ #define ACTL_FUNC 1 -#define ACTL_DEVFN PCI_DEVFN(GFX_DEV,ACTL_FUNC) +#define ACTL_DEVFN PCI_DEVFN(GFX_DEV, ACTL_FUNC) /* PCIe Ports */ #define NB_PCIE_PORT1_DEV 0x2 @@ -42,12 +42,12 @@ #define NB_PCIE_PORT5_DEVID 0x1416 #define NB_PCIE_PORT6_DEVID 0x1417 #define NB_PCIE_PORT7_DEVID 0x1418 -#define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_PORT1_DEV,NB_PCIE_FUNC) -#define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC) -#define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_PORT3_DEV,NB_PCIE_FUNC) -#define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_PORT4_DEV,NB_PCIE_FUNC) -#define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_PORT5_DEV,NB_PCIE_FUNC) -#define NB_PCIE_PORT6_DEVFN PCI_DEVFN(NB_PCIE_PORT6_DEV,NB_PCIE_FUNC) -#define NB_PCIE_PORT7_DEVFN PCI_DEVFN(NB_PCIE_PORT7_DEV,NB_PCIE_FUNC) +#define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_PORT1_DEV, NB_PCIE_FUNC) +#define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC) +#define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_PORT3_DEV, NB_PCIE_FUNC) +#define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_PORT4_DEV, NB_PCIE_FUNC) +#define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_PORT5_DEV, NB_PCIE_FUNC) +#define NB_PCIE_PORT6_DEVFN PCI_DEVFN(NB_PCIE_PORT6_DEV, NB_PCIE_FUNC) +#define NB_PCIE_PORT7_DEVFN PCI_DEVFN(NB_PCIE_PORT7_DEV, NB_PCIE_FUNC) #endif /* _AMD_FAM15TN_PCI_DEVS_H_ */ diff --git a/src/northbridge/amd/agesa/family16kb/pci_devs.h b/src/northbridge/amd/agesa/family16kb/pci_devs.h index d7799f336b..f226cd35f5 100644 --- a/src/northbridge/amd/agesa/family16kb/pci_devs.h +++ b/src/northbridge/amd/agesa/family16kb/pci_devs.h @@ -10,11 +10,11 @@ /* Graphics and Display */ #define GFX_DEV 0x1 #define GFX_FUNC 0 -#define GFX_DEVFN PCI_DEVFN(GFX_DEV,GFX_FUNC) +#define GFX_DEVFN PCI_DEVFN(GFX_DEV, GFX_FUNC) /* Internal Audio Controller */ #define ACTL_FUNC 1 -#define ACTL_DEVFN PCI_DEVFN(GFX_DEV,ACTL_FUNC) +#define ACTL_DEVFN PCI_DEVFN(GFX_DEV, ACTL_FUNC) /* PCIe Ports */ #define NB_PCIE_PORT1_FUNC 0x1 @@ -24,10 +24,10 @@ #define NB_PCIE_PORT5_FUNC 0x5 #define NB_PCIE_DEV 2 #define NB_PCIE_PORT_DEVID 0x1439 -#define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_DEV,NB_PCIE_PORT1_FUNC) -#define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_DEV,NB_PCIE_PORT2_FUNC) -#define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_DEV,NB_PCIE_PORT3_FUNC) -#define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_DEV,NB_PCIE_PORT4_FUNC) -#define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_DEV,NB_PCIE_PORT5_FUNC) +#define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_DEV, NB_PCIE_PORT1_FUNC) +#define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_DEV, NB_PCIE_PORT2_FUNC) +#define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_DEV, NB_PCIE_PORT3_FUNC) +#define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_DEV, NB_PCIE_PORT4_FUNC) +#define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_DEV, NB_PCIE_PORT5_FUNC) #endif /* _AMD_FAM16KB_PCI_DEVS_H_ */ diff --git a/src/northbridge/amd/pi/00730F01/pci_devs.h b/src/northbridge/amd/pi/00730F01/pci_devs.h index 888e54c045..e6ae1dfba4 100644 --- a/src/northbridge/amd/pi/00730F01/pci_devs.h +++ b/src/northbridge/amd/pi/00730F01/pci_devs.h @@ -9,13 +9,13 @@ #define GFX_DEV 0x1 #define GFX_FUNC 0 #define GFX_DEVID 0x9850 -#define GFX_DEVFN PCI_DEVFN(GFX_DEV,GFX_FUNC) +#define GFX_DEVFN PCI_DEVFN(GFX_DEV, GFX_FUNC) /* Internal Audio controller */ #define ACTL_DEV 0x1 #define ACTL_FUNC 1 #define ACTL_DEVID 0x9840 -#define ACTL_DEVFN PCI_DEVFN(ACTL_DEV,ACTL_FUNC) +#define ACTL_DEVFN PCI_DEVFN(ACTL_DEV, ACTL_FUNC) /* PCIe Ports */ #define NB_PCIE_PORT2_DEV 0x2 @@ -26,11 +26,11 @@ #define NB_PCIE_FUNC4 4 #define NB_PCIE_FUNC5 5 #define NB_PCIE_PORT_DEVID 0x1439 -#define NB_PCIE_PORT0_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC0) -#define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC1) -#define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC2) -#define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC3) -#define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC4) -#define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV,NB_PCIE_FUNC5) +#define NB_PCIE_PORT0_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC0) +#define NB_PCIE_PORT1_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC1) +#define NB_PCIE_PORT2_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC2) +#define NB_PCIE_PORT3_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC3) +#define NB_PCIE_PORT4_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC4) +#define NB_PCIE_PORT5_DEVFN PCI_DEVFN(NB_PCIE_PORT2_DEV, NB_PCIE_FUNC5) #endif /* _AMD_00730F01_PCI_DEVS_H_ */ |