/* SPDX-License-Identifier: GPL-2.0-only OR MIT */ #include #include #include #include #include #include #include #include #include #include #include #define PCIE_REG_BASE_PORT0 0x112f0000 #define PCIE_RST_CTRL_REG (PCIE_REG_BASE_PORT0 + 0x148) #define PCIE_MAC_RSTB BIT(0) #define PCIE_PHY_RSTB BIT(1) #define PCIE_BRG_RSTB BIT(2) #define PCIE_PE_RSTB BIT(3) struct pad_func { gpio_t gpio; u8 func; }; #define PAD_FUNC(name, func) {GPIO(name), PAD_##name##_FUNC_##func} static const struct pad_func pcie_pins[2][3] = { { PAD_FUNC(PCIE_WAKE_N, WAKEN), PAD_FUNC(PCIE_PERESET_N, PERSTN), PAD_FUNC(PCIE_CLKREQ_N, CLKREQN), }, { PAD_FUNC(CMMCLK0, PERSTN_1), PAD_FUNC(CMMCLK1, CLKREQN_1), PAD_FUNC(CMMCLK2, WAKEN_1), }, }; static void mtk_pcie_set_pinmux(uint8_t port) { const struct pad_func *pins = pcie_pins[port]; size_t i; for (i = 0; i < ARRAY_SIZE(pcie_pins[port]); i++) { gpio_set_mode(pins[i].gpio, pins[i].func); gpio_set_pull(pins[i].gpio, GPIO_PULL_ENABLE, GPIO_PULL_UP); } } void mtk_pcie_reset(uintptr_t reg, bool enable) { uint32_t val; val = read32p(reg); if (enable) val |= PCIE_MAC_RSTB | PCIE_PHY_RSTB | PCIE_BRG_RSTB | PCIE_PE_RSTB; else val &= ~(PCIE_MAC_RSTB | PCIE_PHY_RSTB | PCIE_BRG_RSTB | PCIE_PE_RSTB); write32p(reg, val); } void mtk_pcie_pre_init(void) { mtk_pcie_set_pinmux(0); /* Assert all reset signals at early stage */ mtk_pcie_reset(PCIE_RST_CTRL_REG, true); early_init_save_time(EARLY_INIT_PCIE); }