/* * This file is part of the coreboot project. * * Copyright (C) 2013 Vladimir Serbinenko * * This program is free software; you can redistribute it and/or modify * it under the terms of the GNU General Public License as published by * the Free Software Foundation; version 2 of the License. * * This program is distributed in the hope that it will be useful, * but WITHOUT ANY WARRANTY; without even the implied warranty of * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the * GNU General Public License for more details. */ #include const struct pch_gpio_set1 pch_gpio_set1_mode = { .gpio0 = GPIO_MODE_GPIO, .gpio1 = GPIO_MODE_GPIO, .gpio2 = GPIO_MODE_GPIO, .gpio3 = GPIO_MODE_GPIO, /* DOCK0 */ .gpio4 = GPIO_MODE_GPIO, /* DOCK1 */ .gpio5 = GPIO_MODE_GPIO, /* DOCK2 */ .gpio6 = GPIO_MODE_GPIO, .gpio7 = GPIO_MODE_GPIO, /* -SC_DTCT */ .gpio8 = GPIO_MODE_GPIO, .gpio9 = GPIO_MODE_NATIVE, .gpio10 = GPIO_MODE_GPIO, .gpio11 = GPIO_MODE_NATIVE, .gpio12 = GPIO_MODE_NATIVE, .gpio13 = GPIO_MODE_GPIO, .gpio14 = GPIO_MODE_NATIVE, .gpio15 = GPIO_MODE_GPIO, .gpio16 = GPIO_MODE_GPIO, /* -1394_DTCT */ .gpio17 = GPIO_MODE_GPIO, /* DGFX_PWRGD */ .gpio18 = GPIO_MODE_NATIVE, .gpio19 = GPIO_MODE_NATIVE, .gpio20 = GPIO_MODE_NATIVE, .gpio21 = GPIO_MODE_GPIO, .gpio22 = GPIO_MODE_GPIO, .gpio23 = GPIO_MODE_NATIVE, .gpio24 = GPIO_MODE_GPIO, .gpio25 = GPIO_MODE_NATIVE, .gpio26 = GPIO_MODE_NATIVE, .gpio27 = GPIO_MODE_GPIO, .gpio28 = GPIO_MODE_GPIO, .gpio29 = GPIO_MODE_GPIO, .gpio30 = GPIO_MODE_GPIO, .gpio31 = GPIO_MODE_NATIVE, }; const struct pch_gpio_set1 pch_gpio_set1_direction = { .gpio0 = GPIO_DIR_INPUT, .gpio1 = GPIO_DIR_INPUT, .gpio2 = GPIO_DIR_INPUT, .gpio3 = GPIO_DIR_INPUT, .gpio4 = GPIO_DIR_INPUT, .gpio5 = GPIO_DIR_INPUT, .gpio6 = GPIO_DIR_INPUT, .gpio7 = GPIO_DIR_INPUT, .gpio8 = GPIO_DIR_OUTPUT, .gpio10 = GPIO_DIR_OUTPUT, .gpio13 = GPIO_DIR_INPUT, .gpio15 = GPIO_DIR_OUTPUT, .gpio16 = GPIO_DIR_INPUT, .gpio17 = GPIO_DIR_INPUT, .gpio21 = GPIO_DIR_INPUT, .gpio22 = GPIO_DIR_OUTPUT, .gpio24 = GPIO_DIR_OUTPUT, .gpio27 = GPIO_DIR_OUTPUT, .gpio28 = GPIO_DIR_OUTPUT, .gpio29 = GPIO_DIR_OUTPUT, .gpio30 = GPIO_DIR_OUTPUT, }; const struct pch_gpio_set1 pch_gpio_set1_level = { .gpio8 = GPIO_LEVEL_HIGH, .gpio9 = GPIO_LEVEL_HIGH, .gpio10 = GPIO_LEVEL_HIGH, .gpio11 = GPIO_LEVEL_HIGH, .gpio12 = GPIO_LEVEL_HIGH, .gpio14 = GPIO_LEVEL_HIGH, .gpio15 = GPIO_LEVEL_HIGH, .gpio18 = GPIO_LEVEL_LOW, .gpio19 = GPIO_LEVEL_LOW, .gpio20 = GPIO_LEVEL_HIGH, .gpio22 = GPIO_LEVEL_LOW, .gpio23 = GPIO_LEVEL_HIGH, .gpio24 = GPIO_LEVEL_HIGH, .gpio25 = GPIO_LEVEL_HIGH, .gpio26 = GPIO_LEVEL_HIGH, .gpio27 = GPIO_LEVEL_HIGH, .gpio28 = GPIO_LEVEL_HIGH, .gpio29 = GPIO_LEVEL_HIGH, .gpio30 = GPIO_LEVEL_HIGH, .gpio31 = GPIO_LEVEL_LOW, }; const struct pch_gpio_set1 pch_gpio_set1_reset = { .gpio24 = GPIO_RESET_RSMRST, .gpio30 = GPIO_RESET_RSMRST, }; const struct pch_gpio_set1 pch_gpio_set1_blink = { .gpio18 = GPIO_NO_BLINK, }; const struct pch_gpio_set1 pch_gpio_set1_invert = { .gpio0 = GPIO_INVERT, .gpio1 = GPIO_INVERT, .gpio13 = GPIO_INVERT, }; const struct pch_gpio_set2 pch_gpio_set2_mode = { .gpio32 = GPIO_MODE_NATIVE, .gpio33 = GPIO_MODE_NATIVE, .gpio34 = GPIO_MODE_NATIVE, .gpio35 = GPIO_MODE_NATIVE, .gpio36 = GPIO_MODE_GPIO, /* PLANARID0 */ .gpio37 = GPIO_MODE_GPIO, /* PLANARID1 */ .gpio38 = GPIO_MODE_GPIO, /* PLANARID2 */ .gpio39 = GPIO_MODE_GPIO, /* PLANARID3 */ .gpio40 = GPIO_MODE_NATIVE, .gpio41 = GPIO_MODE_GPIO, /* -MDC_KILL */ .gpio42 = GPIO_MODE_GPIO, /* SMB_3B_EN */ .gpio43 = GPIO_MODE_NATIVE, .gpio44 = GPIO_MODE_NATIVE, .gpio45 = GPIO_MODE_NATIVE, .gpio46 = GPIO_MODE_NATIVE, .gpio47 = GPIO_MODE_NATIVE, .gpio48 = GPIO_MODE_GPIO, /* -BDC_PRESENCE */ .gpio49 = GPIO_MODE_GPIO, /* GFX_PWR_EN_D */ .gpio50 = GPIO_MODE_GPIO, /* BKLT_CTRL_SEL */ .gpio51 = GPIO_MODE_NATIVE, .gpio52 = GPIO_MODE_GPIO, /* DISCRETE_ENABLE */ .gpio53 = GPIO_MODE_GPIO, .gpio54 = GPIO_MODE_GPIO, /* DDC_MUX_SEL */ .gpio55 = GPIO_MODE_NATIVE, .gpio56 = GPIO_MODE_NATIVE, .gpio57 = GPIO_MODE_GPIO, /* -DEBUGCARD */ .gpio58 = GPIO_MODE_NATIVE, .gpio59 = GPIO_MODE_NATIVE, .gpio60 = GPIO_MODE_NATIVE, .gpio61 = GPIO_MODE_NATIVE, .gpio62 = GPIO_MODE_NATIVE, .gpio63 = GPIO_MODE_NATIVE, }; const struct pch_gpio_set2 pch_gpio_set2_direction = { .gpio36 = GPIO_DIR_INPUT, .gpio37 = GPIO_DIR_INPUT, .gpio38 = GPIO_DIR_INPUT, .gpio39 = GPIO_DIR_INPUT, .gpio41 = GPIO_DIR_OUTPUT, .gpio42 = GPIO_DIR_OUTPUT, .gpio48 = GPIO_DIR_INPUT, .gpio49 = GPIO_DIR_OUTPUT, .gpio50 = GPIO_DIR_OUTPUT, .gpio52 = GPIO_DIR_OUTPUT, .gpio53 = GPIO_DIR_OUTPUT, .gpio54 = GPIO_DIR_OUTPUT, .gpio57 = GPIO_DIR_INPUT, }; const struct pch_gpio_set2 pch_gpio_set2_level = { .gpio32 = GPIO_LEVEL_HIGH, .gpio33 = GPIO_LEVEL_HIGH, .gpio34 = GPIO_LEVEL_HIGH, .gpio35 = GPIO_LEVEL_HIGH, .gpio40 = GPIO_LEVEL_HIGH, .gpio41 = GPIO_LEVEL_HIGH, .gpio42 = GPIO_LEVEL_HIGH, .gpio43 = GPIO_LEVEL_HIGH, .gpio44 = GPIO_LEVEL_LOW, .gpio45 = GPIO_LEVEL_HIGH, .gpio46 = GPIO_LEVEL_HIGH, .gpio47 = GPIO_LEVEL_HIGH, .gpio49 = GPIO_LEVEL_LOW, .gpio50 = GPIO_LEVEL_LOW, .gpio51 = GPIO_LEVEL_HIGH, .gpio52 = GPIO_LEVEL_LOW, .gpio53 = GPIO_LEVEL_HIGH, .gpio54 = GPIO_LEVEL_HIGH, .gpio55 = GPIO_LEVEL_HIGH, .gpio56 = GPIO_LEVEL_HIGH, .gpio58 = GPIO_LEVEL_HIGH, .gpio59 = GPIO_LEVEL_HIGH, .gpio60 = GPIO_LEVEL_HIGH, .gpio61 = GPIO_LEVEL_HIGH, .gpio62 = GPIO_LEVEL_LOW, .gpio63 = GPIO_LEVEL_HIGH, }; const struct pch_gpio_set3 pch_gpio_set3_mode = { .gpio64 = GPIO_MODE_NATIVE, .gpio65 = GPIO_MODE_NATIVE, .gpio66 = GPIO_MODE_NATIVE, .gpio67 = GPIO_MODE_NATIVE, .gpio68 = GPIO_MODE_NATIVE, .gpio69 = GPIO_MODE_NATIVE, .gpio70 = GPIO_MODE_NATIVE, .gpio71 = GPIO_MODE_NATIVE, .gpio72 = GPIO_MODE_NATIVE, .gpio73 = GPIO_MODE_NATIVE, .gpio74 = GPIO_MODE_NATIVE, .gpio75 = GPIO_MODE_NATIVE, }; const struct pch_gpio_set3 pch_gpio_set3_direction = { }; const struct pch_gpio_set3 pch_gpio_set3_level = { }; const struct pch_gpio_map mainboard_gpio_map = { .set1 = { .mode = &pch_gpio_set1_mode, .direction = &pch_gpio_set1_direction, .level = &pch_gpio_set1_level, .reset = &pch_gpio_set1_reset, .blink = &pch_gpio_set1_blink, .invert = &pch_gpio_set1_invert, }, .set2 = { .mode = &pch_gpio_set2_mode, .direction = &pch_gpio_set2_direction, .level = &pch_gpio_set2_level, }, .set3 = { .mode = &pch_gpio_set3_mode, .direction = &pch_gpio_set3_direction, .level = &pch_gpio_set3_level, }, };