/* SPDX-License-Identifier: GPL-2.0-or-later */ #include #include #include #include /* GPIO configuration in ramstage*/ static const struct soc_amd_gpio base_gpio_table[] = { /* PWR_BTN_L */ PAD_NF(GPIO_0, PWR_BTN_L, PULL_NONE), /* SYS_RESET_L */ PAD_NF(GPIO_1, SYS_RESET_L, PULL_NONE), /* WAKE_L */ PAD_NF(GPIO_2, WAKE_L, PULL_NONE), /* GSC_SOC_INT_L */ PAD_INT(GPIO_3, PULL_NONE, EDGE_LOW, STATUS_DELIVERY), /* SOC_PEN_DETECT_ODL */ PAD_WAKE(GPIO_4, PULL_NONE, EDGE_HIGH, S0i3), /* EN_PP5000_PEN */ PAD_GPO(GPIO_5, LOW), /* EN_PP3300_WLAN */ PAD_GPO(GPIO_6, LOW), /* EN_PP3300_TCHPAD */ PAD_GPO(GPIO_7, LOW), /* EN_PWR_WWAN_X */ PAD_GPO(GPIO_8, LOW), /* SOC_TCHPAD_INT_ODL */ PAD_INT(GPIO_9, PULL_NONE, EDGE_HIGH, STATUS_DELIVERY), /* S0A3 */ PAD_NF(GPIO_10, S0A3, PULL_NONE), /* SOC_FP_RST_L */ PAD_GPO(GPIO_11, LOW), /* SLP_S3_GATED */ PAD_GPO(GPIO_12, LOW), /* GPIO_13 - GPIO_15: Not available */ /* USB_OC0_L */ PAD_NF(GPIO_16, USB_OC0_L, PULL_NONE), /* SOC_SAR_INT_L */ PAD_INT(GPIO_17, PULL_NONE, EDGE_LOW, STATUS_DELIVERY), /* WWAN_AUX_RESET_L */ PAD_GPO(GPIO_18, LOW), /* I2C3_SCL */ PAD_NF(GPIO_19, I2C3_SCL, PULL_NONE), /* I2C3_SDA */ PAD_NF(GPIO_20, I2C3_SDA, PULL_NONE), /* SOC_FP_INT_L */ PAD_INT(GPIO_21, PULL_NONE, EDGE_LOW, STATUS_DELIVERY), /* EC_SOC_WAKE_ODL */ PAD_WAKE(GPIO_22, PULL_NONE, EDGE_LOW, S0i3), /* AC_PRES */ PAD_NF(GPIO_23, AC_PRES, PULL_UP), /* WWAN_RST_L */ PAD_GPO(GPIO_24, LOW), /* GPIO_25: Not available */ /* PCIE_RST0_L */ PAD_NF(GPIO_26, PCIE_RST_L, PULL_NONE), /* PCIE_RST1_L */ PAD_NF(GPIO_27, PCIE_RST1_L, PULL_NONE), /* GPIO_28: Not available */ /* WLAN_AUX_RESET */ PAD_GPO(GPIO_29, HIGH), /* ESPI_CS_L */ PAD_NF(GPIO_30, ESPI_CS_L, PULL_NONE), /* SPI_CS3_L */ PAD_NF(GPIO_31, SPI_CS3_L, PULL_NONE), /* EN_PWR_FP */ PAD_GPO(GPIO_32, LOW), /* GPIO_33 - GPIO_39: Not available */ /* SSD_AUX_RESET_L */ PAD_GPO(GPIO_40, LOW), /* GPIO_41: Not available */ /* WWAN_DPR_SAR_ODL */ PAD_GPO(GPIO_42, LOW), /* GPIO_43 - GPIO_66: Not available */ /* SOC_BIOS_WP_L */ PAD_GPI(GPIO_67, PULL_NONE), /* EN_PP3300_TCHSCR */ PAD_GPO(GPIO_68, LOW), /* EN_SPKR */ PAD_GPO(GPIO_69, LOW), /* SD_AUX_RESET_L */ PAD_GPO(GPIO_70, LOW), /* GPIO_71 - GPIO_73: Not available */ /* RAM_ID_CHAN_SEL */ PAD_GPI(GPIO_74, PULL_NONE), /* RAM_ID_2 / DEV_BEEP_LRCLK */ PAD_GPI(GPIO_75, PULL_NONE), /* EN_PP3300_CAM */ PAD_GPO(GPIO_76, LOW), /* GPIO_77 - GPIO_83: Not available */ /* EC_SOC_INT_ODL */ PAD_GPI(GPIO_84, PULL_NONE), /* WWAN_DISABLE */ PAD_GPO(GPIO_85, HIGH), /* SPI_CLK2 */ PAD_NF(GPIO_86, SPI_CLK, PULL_NONE), /* RAM_ID_1 / DEV_BEEP_DATA */ PAD_GPI(GPIO_87, PULL_NONE), /* RAM_ID_3 / DEV_BEEP_BCLK */ PAD_GPI(GPIO_88, PULL_NONE), /* TCHSCR_INT_ODL */ PAD_GPI(GPIO_89, PULL_NONE), /* HP_INT_ODL */ PAD_GPI(GPIO_90, PULL_NONE), /* SD_EX_PRSNT_L */ PAD_GPI(GPIO_91, PULL_NONE), /* CLK_REQ0_L */ PAD_NF(GPIO_92, CLK_REQ0_L, PULL_NONE), /* GPIO_93 - GPIO_103: Not available */ /* ESPI1_DATA0 */ PAD_NF(GPIO_104, SPI2_DO_ESPI2_D0, PULL_NONE), /* ESPI1_DATA1 */ PAD_NF(GPIO_105, SPI2_DI_ESPI2_D1, PULL_NONE), /* ESPI1_DATA2 */ PAD_NF(GPIO_106, EMMC_SPI2_WP_L_ESPI2_D2, PULL_NONE), /* ESPI1_DATA3 */ PAD_NF(GPIO_107, SPI2_HOLD_L_ESPI2_D3, PULL_NONE), /* ESPI_ALERT_L */ PAD_NF(GPIO_108, ESPI_ALERT_D1, PULL_NONE), /* RAM_ID_0 / DEV_BEEP_EN */ PAD_GPI(GPIO_109, PULL_NONE), /* GPIO_110 - GPIO_112: Not available */ /* I2C2_SCL */ PAD_NF(GPIO_113, I2C2_SCL, PULL_NONE), /* I2C2_SDA */ PAD_NF(GPIO_114, I2C2_SDA, PULL_NONE), /* CLK_REQ1_L */ PAD_NF(GPIO_115, CLK_REQ1_L, PULL_NONE), /* CLK_REQ2_L */ PAD_NF(GPIO_116, CLK_REQ2_L, PULL_NONE), /* GPIO_117 - GPIO_119: Not available */ /* TCHSCR_REPORT_EN */ PAD_GPO(GPIO_120, LOW), /* TCHSCR_RESET_L */ PAD_GPO(GPIO_121, LOW), /* GPIO_122 - GPIO_128: Not available */ /* SOC_DISABLE_DISP_BL */ PAD_GPO(GPIO_129, LOW), /* WLAN_DISABLE */ PAD_GPO(GPIO_130, HIGH), /* CLK_REQ3_L */ PAD_NF(GPIO_131, CLK_REQ3_L, PULL_NONE), /* BT_DISABLE */ PAD_GPO(GPIO_132, HIGH), /* UART1_TXD */ PAD_NF(GPIO_140, UART1_TXD, PULL_NONE), /* UART0_RXD */ PAD_NF(GPIO_141, UART0_RXD, PULL_NONE), /* UART1_RXD */ PAD_NF(GPIO_142, UART1_RXD, PULL_NONE), /* UART0_TXD */ PAD_NF(GPIO_143, UART0_TXD, PULL_NONE), /* SOC_FPMCU_BOOT0 */ PAD_GPO(GPIO_144, LOW), /* I2C0_SCL */ PAD_NF(GPIO_145, I2C0_SCL, PULL_NONE), /* I2C0_SDA */ PAD_NF(GPIO_146, I2C0_SDA, PULL_NONE), /* I2C1_SCL */ PAD_NF(GPIO_147, I2C1_SCL, PULL_NONE), /* I2C1_SDA */ PAD_NF(GPIO_148, I2C1_SDA, PULL_NONE), }; /* Early GPIO configuration in bootblock */ static const struct soc_amd_gpio bootblock_gpio_table[] = { /* TODO: Fill bootblock gpio configuration */ }; const struct soc_amd_gpio *__weak variant_base_gpio_table(size_t *size) { *size = ARRAY_SIZE(base_gpio_table); return base_gpio_table; } const struct soc_amd_gpio *__weak variant_override_gpio_table(size_t *size) { *size = 0; return NULL; } const struct soc_amd_gpio *__weak variant_bootblock_gpio_table(size_t *size) { *size = ARRAY_SIZE(bootblock_gpio_table); return bootblock_gpio_table; }