summaryrefslogtreecommitdiff
path: root/src/mainboard/google/guybrush
diff options
context:
space:
mode:
authorMathew King <mathewk@chromium.org>2021-02-09 14:28:50 -0700
committerPatrick Georgi <pgeorgi@google.com>2021-02-15 08:22:53 +0000
commit91a2cd47702405870947205962c18e5a3c7207ca (patch)
treef945e49ebb4022d30e4390be985ee511dd7a8903 /src/mainboard/google/guybrush
parentf41ca1ed76f6bffdfdec2b84263380ef08342b09 (diff)
mb/google/guybrush: Configure non-native function GPIOs
Second pass GPIO configuration to enable the non-native function GPIOs based on the guybrush Proto 0 reference schematic 0210. BUG=b:177909472 TEST=builds Change-Id: I0fdc4d7369353f88cf05e2e1ec08898d4605e602 Signed-off-by: Mathew King <mathewk@chromium.org> Reviewed-on: https://review.coreboot.org/c/coreboot/+/50450 Tested-by: build bot (Jenkins) <no-reply@coreboot.org> Reviewed-by: EricR Lai <ericr_lai@compal.corp-partner.google.com>
Diffstat (limited to 'src/mainboard/google/guybrush')
-rw-r--r--src/mainboard/google/guybrush/variants/baseboard/gpio.c156
1 files changed, 78 insertions, 78 deletions
diff --git a/src/mainboard/google/guybrush/variants/baseboard/gpio.c b/src/mainboard/google/guybrush/variants/baseboard/gpio.c
index b7d66a37cf..6d5788d858 100644
--- a/src/mainboard/google/guybrush/variants/baseboard/gpio.c
+++ b/src/mainboard/google/guybrush/variants/baseboard/gpio.c
@@ -13,98 +13,98 @@ static const struct soc_amd_gpio base_gpio_table[] = {
PAD_NF(GPIO_1, SYS_RESET_L, PULL_NONE),
/* WAKE_L */
PAD_NF(GPIO_2, WAKE_L, PULL_NONE),
- /* AGPIO3 */
- PAD_NC(GPIO_3),
- /* AGPIO4 */
- PAD_NC(GPIO_4),
- /* AGPIO5 */
- PAD_NC(GPIO_5),
- /* AGPIO6 */
- PAD_NC(GPIO_6),
- /* AGPIO7 */
- PAD_NC(GPIO_7),
- /* AGPIO8 */
- PAD_NC(GPIO_8),
- /* AGPIO9 */
- PAD_NC(GPIO_9),
+ /* GSC_SOC_INT_L */
+ PAD_INT(GPIO_3, PULL_NONE, EDGE_LOW, STATUS_DELIVERY),
+ /* SOC_PEN_DETECT_ODL */
+ PAD_WAKE(GPIO_4, PULL_NONE, EDGE_HIGH, S0i3),
+ /* EN_PP5000_PEN */
+ PAD_GPO(GPIO_5, LOW),
+ /* EN_PP3300_WLAN */
+ PAD_GPO(GPIO_6, LOW),
+ /* EN_PP3300_TCHPAD */
+ PAD_GPO(GPIO_7, LOW),
+ /* EN_PWR_WWAN_X */
+ PAD_GPO(GPIO_8, LOW),
+ /* SOC_TCHPAD_INT_ODL */
+ PAD_INT(GPIO_9, PULL_NONE, EDGE_HIGH, STATUS_DELIVERY),
/* S0A3 */
PAD_NF(GPIO_10, S0A3, PULL_NONE),
- /* AGPIO11 */
- PAD_NC(GPIO_11),
- /* AGPIO12 */
- PAD_NC(GPIO_12),
+ /* SOC_FP_RST_L */
+ PAD_GPO(GPIO_11, LOW),
+ /* SLP_S3_GATED */
+ PAD_GPO(GPIO_12, LOW),
/* GPIO_13 - GPIO_15: Not available */
/* USB_OC0_L */
PAD_NF(GPIO_16, USB_OC0_L, PULL_NONE),
- /* AGPIO17 */
- PAD_NC(GPIO_17),
- /* AGPIO18 */
- PAD_NC(GPIO_18),
+ /* SOC_SAR_INT_L */
+ PAD_INT(GPIO_17, PULL_NONE, EDGE_LOW, STATUS_DELIVERY),
+ /* WWAN_AUX_RESET_L */
+ PAD_GPO(GPIO_18, LOW),
/* I2C3_SCL */
PAD_NF(GPIO_19, I2C3_SCL, PULL_NONE),
/* I2C3_SDA */
PAD_NF(GPIO_20, I2C3_SDA, PULL_NONE),
- /* AGPIO21 */
- PAD_NC(GPIO_21),
- /* AGPIO22 */
- PAD_NC(GPIO_22),
+ /* SOC_FP_INT_L */
+ PAD_INT(GPIO_21, PULL_NONE, EDGE_LOW, STATUS_DELIVERY),
+ /* EC_SOC_WAKE_ODL */
+ PAD_WAKE(GPIO_22, PULL_NONE, EDGE_LOW, S0i3),
/* AC_PRES */
PAD_NF(GPIO_23, AC_PRES, PULL_UP),
- /* AGPIO24 */
- PAD_NC(GPIO_24),
+ /* WWAN_RST_L */
+ PAD_GPO(GPIO_24, LOW),
/* GPIO_25: Not available */
/* PCIE_RST0_L */
PAD_NF(GPIO_26, PCIE_RST_L, PULL_NONE),
/* PCIE_RST1_L */
PAD_NF(GPIO_27, PCIE_RST1_L, PULL_NONE),
/* GPIO_28: Not available */
- /* AGPIO29 */
- PAD_NC(GPIO_29),
+ /* WLAN_AUX_RESET */
+ PAD_GPO(GPIO_29, HIGH),
/* ESPI_CS_L */
PAD_NF(GPIO_30, ESPI_CS_L, PULL_NONE),
/* SPI_CS3_L */
PAD_NF(GPIO_31, SPI_CS3_L, PULL_NONE),
- /* AGPIO32 */
- PAD_NC(GPIO_32),
+ /* EN_PWR_FP */
+ PAD_GPO(GPIO_32, LOW),
/* GPIO_33 - GPIO_39: Not available */
- /* AGPIO40 */
- PAD_NC(GPIO_40),
+ /* SSD_AUX_RESET_L */
+ PAD_GPO(GPIO_40, LOW),
/* GPIO_41: Not available */
- /* EGPIO42 */
- PAD_NC(GPIO_42),
+ /* WWAN_DPR_SAR_ODL */
+ PAD_GPO(GPIO_42, LOW),
/* GPIO_43 - GPIO_66: Not available */
- /* EGPIO67 */
- PAD_NC(GPIO_67),
- /* AGPIO68 */
- PAD_NC(GPIO_68),
- /* AGPIO69 */
- PAD_NC(GPIO_69),
- /* EGPIO70 */
- PAD_NC(GPIO_70),
+ /* SOC_BIOS_WP_L */
+ PAD_GPI(GPIO_67, PULL_NONE),
+ /* EN_PP3300_TCHSCR */
+ PAD_GPO(GPIO_68, LOW),
+ /* EN_SPKR */
+ PAD_GPO(GPIO_69, LOW),
+ /* SD_AUX_RESET_L */
+ PAD_GPO(GPIO_70, LOW),
/* GPIO_71 - GPIO_73: Not available */
- /* EGPIO74 */
- PAD_NC(GPIO_74),
- /* EGPIO75 */
- PAD_NC(GPIO_75),
- /* EGPIO76 */
- PAD_NC(GPIO_76),
+ /* RAM_ID_CHAN_SEL */
+ PAD_GPI(GPIO_74, PULL_NONE),
+ /* RAM_ID_2 / DEV_BEEP_LRCLK */
+ PAD_GPI(GPIO_75, PULL_NONE),
+ /* EN_PP3300_CAM */
+ PAD_GPO(GPIO_76, LOW),
/* GPIO_77 - GPIO_83: Not available */
- /* AGPIO84 */
- PAD_NC(GPIO_84),
- /* AGPIO85 */
- PAD_NC(GPIO_85),
+ /* EC_SOC_INT_ODL */
+ PAD_GPI(GPIO_84, PULL_NONE),
+ /* WWAN_DISABLE */
+ PAD_GPO(GPIO_85, HIGH),
/* SPI_CLK2 */
PAD_NF(GPIO_86, SPI_CLK, PULL_NONE),
- /* AGPIO87 */
- PAD_NC(GPIO_87),
- /* AGPIO88 */
- PAD_NC(GPIO_88),
- /* AGPIO89 */
- PAD_NC(GPIO_89),
- /* AGPIO90 */
- PAD_NC(GPIO_90),
- /* AGPIO91 */
- PAD_NC(GPIO_91),
+ /* RAM_ID_1 / DEV_BEEP_DATA */
+ PAD_GPI(GPIO_87, PULL_NONE),
+ /* RAM_ID_3 / DEV_BEEP_BCLK */
+ PAD_GPI(GPIO_88, PULL_NONE),
+ /* TCHSCR_INT_ODL */
+ PAD_GPI(GPIO_89, PULL_NONE),
+ /* HP_INT_ODL */
+ PAD_GPI(GPIO_90, PULL_NONE),
+ /* SD_EX_PRSNT_L */
+ PAD_GPI(GPIO_91, PULL_NONE),
/* CLK_REQ0_L */
PAD_NF(GPIO_92, CLK_REQ0_L, PULL_NONE),
/* GPIO_93 - GPIO_103: Not available */
@@ -118,8 +118,8 @@ static const struct soc_amd_gpio base_gpio_table[] = {
PAD_NF(GPIO_107, SPI2_HOLD_L_ESPI2_D3, PULL_NONE),
/* ESPI_ALERT_L */
PAD_NF(GPIO_108, ESPI_ALERT_D1, PULL_NONE),
- /* EGPIO109 */
- PAD_NC(GPIO_109),
+ /* RAM_ID_0 / DEV_BEEP_EN */
+ PAD_GPI(GPIO_109, PULL_NONE),
/* GPIO_110 - GPIO_112: Not available */
/* I2C2_SCL */
PAD_NF(GPIO_113, I2C2_SCL, PULL_NONE),
@@ -130,19 +130,19 @@ static const struct soc_amd_gpio base_gpio_table[] = {
/* CLK_REQ2_L */
PAD_NF(GPIO_116, CLK_REQ2_L, PULL_NONE),
/* GPIO_117 - GPIO_119: Not available */
- /* EGPIO120 */
- PAD_NC(GPIO_120),
- /* EGPIO121 */
- PAD_NC(GPIO_121),
+ /* TCHSCR_REPORT_EN */
+ PAD_GPO(GPIO_120, LOW),
+ /* TCHSCR_RESET_L */
+ PAD_GPO(GPIO_121, LOW),
/* GPIO_122 - GPIO_128: Not available */
- /* AGPIO129 */
- PAD_NC(GPIO_129),
- /* AGPIO130 */
- PAD_NC(GPIO_130),
+ /* SOC_DISABLE_DISP_BL */
+ PAD_GPO(GPIO_129, LOW),
+ /* WLAN_DISABLE */
+ PAD_GPO(GPIO_130, HIGH),
/* CLK_REQ3_L */
PAD_NF(GPIO_131, CLK_REQ3_L, PULL_NONE),
- /* EGPIO132 */
- PAD_NC(GPIO_132),
+ /* BT_DISABLE */
+ PAD_GPO(GPIO_132, HIGH),
/* UART1_TXD */
PAD_NF(GPIO_140, UART1_TXD, PULL_NONE),
/* UART0_RXD */
@@ -151,8 +151,8 @@ static const struct soc_amd_gpio base_gpio_table[] = {
PAD_NF(GPIO_142, UART1_RXD, PULL_NONE),
/* UART0_TXD */
PAD_NF(GPIO_143, UART0_TXD, PULL_NONE),
- /* AGPIO144 */
- PAD_NC(GPIO_144),
+ /* SOC_FPMCU_BOOT0 */
+ PAD_GPO(GPIO_144, LOW),
/* I2C0_SCL */
PAD_NF(GPIO_145, I2C0_SCL, PULL_NONE),
/* I2C0_SDA */